Курсовая работа: Исследование арифметико–логического устройства для выполнения логических операций
Выполним
сложение двух восьмиразрядных чисел С и D.
С
= 1111 0000 - первое
слагаемое
+
D
= 0000 001 - второе
слагаемое
 _
_ _ _ _ _ _ _ _ _ _ _ _ _ _ _
С+D
= 01111 0001 - сумма
2 тетрада 1 тетрада
1
тетрада – 4 младших разряда числа
2
тетрада – 4 старших разряда числа
Для
сложения старшие разряды чисел С и D
поступают на информационные входы микросхемы DD2,
а цифры младших разрядов – на входы DD1
параллельным способом. Сигналы на выходах и входах микросхему после выполнения
операции показаны на таблице 2
Таблица
2 – Значения сигналов на выходах и входах микросхему К555ИМ3 после выполнения
сложения 11110000 и 00000001.
DD2 |
A4 |
0 |
P4 |
0 |
B4 |
1 |
A3 |
0 |
S4 |
1 |
B3 |
1 |
A2 |
1 |
S3 |
1 |
B2 |
0 |
A1 |
1 |
S2 |
1 |
B1 |
0 |
P0 |
1 |
S1 |
1 |
DD1 |
A4 |
0 |
P4 |
0 |
B4 |
1 |
A3 |
0 |
S4 |
0 |
B3 |
1 |
A2 |
1 |
S3 |
0 |
B2 |
0 |
A1 |
1 |
S2 |
0 |
B1 |
0 |
P0 |
0 |
S1 |
1 |
Выполним
перевод результата сложения из двоичной системы счисления в десятичную,
восьмеричную и шестнадцатеричную системы счисления. Для удобства сначала
переведем число в шестнадцатеричную систему счисления, затем в десятичную и
восьмеричную системы счисления.
Страницы: 1, 2, 3, 4 |